| Instituto Tecnológico de Costa Rica                    | Qüiz No. 3                |
|--------------------------------------------------------|---------------------------|
| Área Académica de Ingeniería en Computadores           | (Quiz Test No.3)          |
| (Computer Engineering Academic Area)                   | Fecha: 19 de mayo de 2020 |
| Programa de Licenciatura en Ingeniería en Computadores | (Date)                    |
| (Licentiate Degree Program in Computer Engineering)    |                           |
| Curso: CE-3201 Taller de Diseño Digital                | Grupo: 1                  |
| (Course: CE-3201 Digital Design Laboratory)            | (Group: 1)                |
|                                                        | Tema: Lógica Aritmética   |
| Profesor: M.Sc. Ing. Jeferson González Gómez.          | (Topic): Aritmethic Logic |
| (Professor)                                            | Tiempo: N/A               |
| Semestre:I, 2020                                       | (Time: N/A)               |
| (Semester)                                             | Valor: 20pts.             |
|                                                        | (Value: 20 pts.)          |
|                                                        | Puntos obtenidos:         |
|                                                        | (Score)                   |
|                                                        | Nota:                     |
|                                                        | (Percentage)              |
| NT 1 11/1 \ 1                                          |                           |
| Nombre del (la) estudiante:                            |                           |
| (Student's full name)                                  |                           |
| Carné:                                                 |                           |
| (Student's ID)                                         |                           |

## INSTRUCCIONES GENERALES.

- Esta evaluación es individual.
- La evaluación es asincrónica.
- La fecha de entrega máxima será el Miércoles de 20 de mayo, ANTES de media noche.

Conteste las siguientes preguntas de manera adecuada. Realice el planteo del problema y todos los procedimientos necesarios para llegar a la solución correcta.

- 1. Explique cómo se relaciona el tamaño de la lógica con la ruta crítica y la frecuencia máxima de operación de un sistema digital (5pts)
- 2. Explique la diferencia entre la bandera de acarreo (carry) y la de desbordamiento (overflow). Muestre un ejemplo en que se presenten los siguientes casos:
  - Carry, pero no overflow.
  - $\bullet$  Overflow, pero no carry.
  - Carry y overflow.

(5pts)

3. Suponga que se desea diseñar una ALU simple de 2 bits, con cuatro operaciones: suma, resta, AND y XOR. La ALU tiene un como entrada los dos operandos, así como una señal ALUop de dos bits, que permite seleccionar entre las operaciones. La salida de la unidad es solamente el resultado de la operación como tal. Muestre el circuito que implementa la ALU, incluya tablas de verdad o especificación de diseño de todos los componentes que incluya en el circuito. (10 pts)